Versal ACAP デザイン プロセス資料

ザイリンクスの資料は、必要なコンテンツを見つけやすいように、設計プロセスに基づいて構成されています。大まかな設計プロセスを下記に示しています。関心のある設計プロセスをクリックすると、関連資料が表示されます。日本語版は、英語版の更新に対応していないものがあります。日本語版は参考用としてご使用の上、最新の情報につきましては、必ず最新英語版をご参照ください。

システム/ソリューション プランニング: システム レベルでのコンポーネント、性能、I/O、およびデータ転送要件を明確化するためのガイダンスを提供します。ソリューションの PS、PL、および AI エンジンへのアプリケーション マップも含まれます。

フロー形式
デザイン用のザイリンクス デバイスを特定 電力/メモリ、IO 要件を特定 アプリケーションを PS、PL、および AI エンジンにマップ コネクティビティ プロトコルを特定 メモリ要件を特定して定義 パフォーマンス要件を特定 メモリ要件を特定して定義 メモリ要件を特定 コネクティビティ要件を特定(I/O およびデータ転送) 概要 概要 アプリケーションを PS、PL、および AI エンジンにマップ その他のデザイン要件を特定 AI エンジン カーネルの開発、グラフ化 AI エンジンおよびグラフを設計 Vitis™ で AI エンジン カーネルとグラフをテスト/検証 PL および AI エンジン カーネルと PS ホスト アプリケーションを統合 ハードウェア エミュレーションを使用してデザインをテスト/検証 ハードウェアでデザインをテスト/検証 AI エンジン アレイの分割 アルゴリズムの検証、AI エンジン カーネルのテスト/検証... デバッグ パフォーマンス解析と最適化 HW でのデバッグ パフォーマンス解析と最適化 デバッグ パフォーマンス解析と最適化 グラフ内の GMIO ポートと PLIO ポートのマップ グラフへの PL カーネルの統合 PS ホスト アプリケーションのプログラム パフォーマンス解析 システムのリンク システムのパッケージ、運用 AI エンジンおよびグラフを設計 メモリ要件を特定して定義 I/O 要件を特定 パフォーマンスと電力要件を特定 電力要件を特定 メモリ要件を特定して定義 イーサネット パフォーマンスと電力要件を特定 PCI Express パフォーマンスと電力要件を特定 システム アーキテクチャ概要 メモリ要件を特定して定義 リファレンス マニュアル メモリ要件を特定して定義 レジスタ リファレンス マニュアル Iパフォーマンスと電力要件を特定 製品セレクション ガイド パフォーマンスと電力要件を特定 製品概要
リスト形式
デフォルト デフォルト タイトル 日付