従来型のデスクトップ プロトタイピング

ASIC や SoC の完成を待たずに、早期段階でソフトウェア統合やファームウェア開発が可能

概要

FPGA ベースのプロトタイピングは、1 つまたは複数のアダプティブ SoC または FPGA を搭載したシステム全体または一部をデバッグおよび検証するプロセスです。FPGA 機能を活用したプロトタイピングでは、物理的なデバイスが完成する前にハードウェアとソフトウェアの協調検証を行うことで開発期間を短縮できます。

AMD は、システムの性能を最大限に引き出すために I/O と トランシーバーのレイテンシを改善した業界最大容量の アダプティブ SoC および FPGA1 を提供しています。AMD の Vivado™ ML design suiteは、コンパイル時間と QoR を改善する新しいインプリメンテーション機能を備えた最先端の開発環境を提供します。AMD の Versal™ プレミアム VP1902は、オンチップにスカラー プロセッシング サブシステムを搭載した初めてのエミュレーション クラス デバイスであり、SW/HW ファームウェアの開発やシステムの立ち上げにおいて多様な制御やスティミュラスの生成を可能にするモードを提供します。

FPGA ベースのプロトタイピング システムを構築するにあたって、AMD テクノロジがもたらす主な利点は次のとおりです。

  • 高性能アダプティブ SoC および FPGA によるターゲット デザインの高速検証
  • SW/HW 協調開発をサポートするオンチップ プロセッシング サブシステム
  • 柔軟性のある高性能 I/O による統合性の高いシームレスなデバイスの実現
  • PCIe® を利用する高速デバッグや再入可能なプローブ機能によるコンパイル時間の削減など、最先端デバッグ ソリューションを実現
  • 柔軟な I/O とロジック、広範な IP エコシステムを活用して、ペリフェラルのスティミュラスを実時間でエミュレーション可能

主なアダプティブ コンピューティング パートナー

Aldec 社
cadence 社
Corigine 社
dgtronix 社
Siemens 社
Synopsys 社
S2C
資料
デザイン例

AMD の Versal™ プレミアム VP1902 アダプティブ SoC を使用することによって、従来型のデスクトップ プロトタイピングの性能および統合性を飛躍的に向上させることができます。VP1902 デバイスは、Virtex™ UltraScale+™ VU19P デバイスの 2 倍2の容量を備えているため、より大規模な IP やサブシステムを統合することが可能になります。オンチップの A72 Arm® プロセッサは、ソフトウェアとハードウェアの協調開発においてさまざまなプロトタイピングのニーズに対応できます。AMD の XPIO および MIPI D-PHY を利用することで、高速動作するペリフェラルに合わせてスティミュラスを生成できます。これらのシリコン機能は、最先端の ASIC、IP、および SoC 開発におけるさまざまなプロトタイピング要求に応えることができる最適なソリューションを提供します。

ASIC、SoC、IP のプロトタイピングに最適

HW/SW 協調開発に対応するオンチップのデュアルコア Arm A-72 とデュアルコア R5 プロセッサ

広範な IP エコシステムを活用して、高速動作するペリフェラルに対応したスティミュラスを生成

統合されたハード ブロックを利用して電力とリソースを節約

ブロック図

ソリューションのまとめと利点

  • 世界最大容量を誇るアダプティブ SoC
    • デザインの分割数が減少し、ボード レイアウトがシンプルになる
    • 2 倍の処理能力を備えるプラットフォームを実現2
    • 2 倍のシステム性能を実現3
  • Vivado™ ML インプリメンテーション ツール
    • コンパイル時間を削減
    • QoR の向上
    • ASIC のようなクロッキング分配により、複雑な ASIC および SoC のクロック ツリーを効果的にマップできる
  • 高帯域幅かつ低レイテンシの I/O および トランシーバー
  • デバッグ ソリューション
    • 設定に基づいたリードバック、ライトバック、ステート キャプチャなど、優れた可視性を提供するデバッグ ソリューション
    • PCIe® を利用する高速デバッグ
    • ディープ ストレージ ILA でキャプチャしたデータを外部メモリに転送
  1. AMD の社内解析に基づく (2023 年 5 月実施) - 6 入力 LUT を使用して、Versal プレミアム VP1902 デバイスとインテル Stratix 10 GX 10M FPGA を比較。(VER-002)
  2. AMD 社内解析に基づく (2023 年 5 月実施) - Versal プレミアム VP1902 デバイスと Virtex UltraScale+ VU19P デバイスのシステム ロジック セル数を比較。(VER-001)
  3. AMD 社内で実施したシステム クロック性能解析に基づく (2023 年 5 月実施) - さまざまなデザイン サイズと配線で Versal プレミアム VP1902 デバイスと Virtex UltraScale+ VU19P デバイスの性能を比較。(VER-006)